본문 바로가기

Hueestory

검색하기
Hueestory
프로필사진 히명

  • 분류 전체보기 (123)
    • study (8)
    • challenge (24)
      • 정보처리기사 필기(完) (5)
      • 정보처리기사 실기 (1)
      • OPIc(完) (15)
      • sqld(完) (3)
    • PS (65)
      • BOJ (54)
      • BOJ history (1)
      • programmers (6)
      • algorithm (4)
    • etc (5)
    • FPGA(중단) (20)
      • verilog (4)
      • tool (2)
      • zynq (9)
      • HDLbits (5)
    • - (1)
Guestbook
Notice
Recent Posts
Recent Comments
Link
«   2025/09   »
일 월 화 수 목 금 토
1 2 3 4 5 6
7 8 9 10 11 12 13
14 15 16 17 18 19 20
21 22 23 24 25 26 27
28 29 30
Tags
  • 코딩테스트
  • verilog
  • SQL
  • 백준
  • HDLBits
  • AMBA BUS
  • linux
  • Zynq
  • chip2chip
  • boj
  • FPGA
  • 자격증
  • amba
  • hdl
  • Backjoon
  • 리눅스
  • verilog HDL
  • 실기
  • baekjoon
  • Beakjoon
  • Bus
  • C++
  • vitis
  • axi
  • UNIX
  • 정보처리기사
  • java
  • Vivado
  • 정처기
  • Xilinx
more
Archives
Today
Total
관리 메뉴
  • 글쓰기
  • 방명록
  • RSS
  • 관리

목록verilog HDL (3)

Hueestory

07 PS MIO

Vitis C Code #include #include "xgpiops.h" #include "platform.h" int main() { static XGpioPs psGpioInstancePtr; XGpioPs_Config * GpioConfigPtr; int xStatus; int BtnPinDirection = 0, BtnPinNumber = 50; int LedPinDirection = 1, LedPinNumber = 7; int Readstatus = 0, OldReadstatus = 0; init_platform(); print("Hello World\n\r"); // step 1 : PS GPIO Initialization // GpioConfigPtr = XGpioPs_LookupConf..

FPGA(중단)/zynq 2023. 3. 3. 20:49
vivado tutorial

FPGA(중단)/tool 2023. 2. 17. 22:10
grammer

FPGA(중단)/verilog 2023. 2. 17. 22:05
이전 Prev 1 Next 다음

Blog is powered by kakao / Designed by Tistory

티스토리툴바